基本任务一:利用FPGA硬件平台上的4位数码管做静态显示,用SW0-3输入BCD码,用SW4-7控制数码管位选
实验九 基于FPGA的计数译码显示电路设计插图
m100:
实验九 基于FPGA的计数译码显示电路设计插图(1)
frediv:
实验九 基于FPGA的计数译码显示电路设计插图(2)
decoder:
实验九 基于FPGA的计数译码显示电路设计插图(3)

基本任务二:利用FPGA硬件平台上的4位数码管显示m10技术结果
扩展任务一:对7448译码的6和9进行补段
扩展任务二:用按键控制计数器从0-9计数,4位数码管显示技术结果。
实验九 基于FPGA的计数译码显示电路设计插图(4)
cnt10:
实验九 基于FPGA的计数译码显示电路设计插图(5)
decoder69:
实验九 基于FPGA的计数译码显示电路设计插图(6)
key_bounce:
实验九 基于FPGA的计数译码显示电路设计插图(7)
frediv:
实验九 基于FPGA的计数译码显示电路设计插图(8)

基本任务三:利用FPGA硬件平台上的6位数码管显示模100计数结果。
实验九 基于FPGA的计数译码显示电路设计插图(9)
cnt6:
实验九 基于FPGA的计数译码显示电路设计插图(10)
m100:
实验九 基于FPGA的计数译码显示电路设计插图(11)
frediv:
实验九 基于FPGA的计数译码显示电路设计插图(12)
decoder——69:
实验九 基于FPGA的计数译码显示电路设计插图(13)
m100_2output:
实验九 基于FPGA的计数译码显示电路设计插图(14)
dig_select:
实验九 基于FPGA的计数译码显示电路设计插图(15)
code_select:
实验九 基于FPGA的计数译码显示电路设计插图(16)
display_m100:
实验九 基于FPGA的计数译码显示电路设计插图(17)
cnt6_add
实验九 基于FPGA的计数译码显示电路设计插图(18)

本站无任何商业行为
个人在线分享 » 实验九 基于FPGA的计数译码显示电路设计
E-->